曙海教育集团
上海:021-51875830 北京:010-51292078
西安:029-86699670 南京:4008699035
成都:4008699035 武汉:027-50767718
广州:4008699035 深圳:4008699035
沈阳:024-31298103 石家庄:4008699035☆
全国统一报名免费电话:4008699035 微信:shuhaipeixun或15921673576 QQ:1299983702
首页 课程表 报名 在线聊 讲师 品牌 QQ聊 活动 就业

   课程背景        xilinx(赛灵思) Spartan-6 FPGA 视频处理培训班

        xilinx(赛灵思) Spartan-6 FPGA对性能和灵活性进行了理想的结合,可满足标准和高分辨率图像处理、视频分析、多通道视频编码等方面的要求,实现更快速更高效的视频传输。 利用基于嵌入式DSP逻辑片实现的高度并行架构,基于xilinx(赛灵思) Spartan-6 FPGA开发的系统能够以全帧速率处理原始分辨率的图像数据。 同时还可利用经济的可定制MicroBlaze 软处理器实现领先的视频分析功能。 Spartan-6 FPGA不仅支持这些先进功能,同时还比前一代解决方案成本可降低多达33%,采用先进的功率管理和以太网供电技术,功耗也可降低多达50%。

   课程目标

        培养学员迅速掌握和使用xilinx(赛灵思) Spartan-6进行工业级和消费方面的视频开发,能进行视频处理方案的硬件设计,并且解决FPGA产品开发过程中的常见问题,掌握基于Spartan-6的视频处理系统的设计和调试方法。

   培养对象

        FPGA系统的软件和硬件开发工程师;电子类专业的大学生和研究生;电子产品设计爱好者。

   入学要求

        学员学习本课程应具备下列基础知识:
        ◆电路系统的基本概念。

   班级规模及环境--热线:4008699035 手机:15921673576( 微信同号)
       每期人数限3到5人。
   上课时间和地点
上课地点:【上海】:同济大学(沪西)/新城金郡商务楼(11号线白银路站) 【深圳分部】:电影大厦(地铁一号线大剧院站)/深圳大学成教院 【北京分部】:北京中山学院/福鑫大楼 【南京分部】:金港大厦(和燕路) 【武汉分部】:佳源大厦(高新二路) 【成都分部】:领馆区1号(中和大道) 【沈阳分部】:沈阳理工大学/六宅臻品 【郑州分部】:郑州大学/锦华大厦 【石家庄分部】:河北科技大学/瑞景大厦 【广州分部】:广粮大厦 【西安分部】:协同大厦
最近开课时间(周末班/连续班/晚班)
Spartan-6开课时间:2020年3月16日
   实验设备
     ☆资深工程师授课

        
        ☆注重质量
        ☆边讲边练

        ☆合格学员免费推荐工作

        ☆合格学员免费颁发相关工程师等资格证书,提升您的职业资质

        专注高端培训15年,端海提供的证书得到本行业的广泛认可,学员的能力
        得到大家的认同,受到用人单位的广泛赞誉。

        ★实验设备请点击这儿查看★
   最新优惠
       ◆请咨询客服。

   同时报选《FPGA应用设计高级班》,即享受优惠!

   质量保障

        1、培训过程中,如有部分内容理解不透或消化不好,可免费在以后培训班中重听;
        2、培训结束后,授课老师留给学员联系方式,保障培训效果,免费提供课后技术支持。
        3、培训合格学员可享受免费推荐就业机会。

   课程进度安排
课程大纲

第一阶段

Unit 1:Spartan-6 FPGA Overview
Unit 2: CLB Architecture
Unit 3: CLB Resources
Unit 4: Memory Resources
Unit 5: DSP Resources
Unit 6: Lab 2: DSP Resources
Unit 7: Basic I/O Resources
Unit 8: Spartan-6 FPGA I/O Resources
Unit 9: Lab 3: I/O Resources

第二阶段

Unit 10: Basic Clocking Resources
Unit 11: Spartan-6 FPGA Clocking Resources
Unit 12: Lab 4: Clocking Resources
Unit 13: Memory Controllers
Unit 14: HDL Coding Techniques
Unit 15: Lab 5: HDL Coding Techniques
Unit 16: Dedicated Hardware